《权利的游戏》绿色度测评报告

HOT-ic ? 2018-09-22 09:43 ? 次阅读
    据美国《科学》周刊网站3月23日报道,美国联邦大陪审团递交的一份诉状指控称,9名为伊斯兰革命卫队效力的伊朗人5年多来非法闯入全球320所大学7998名教授的计算机,黑客窃取了太字节的文件和数据,包括科研成果、期刊和专题论文,他们的目标还包括联合国、30多家美国公司和5个美国政府机构。

  FPGA的用处比我们平时想象的用处更广泛,原因在于其中集成的模块种类更多,而不仅仅是原来的简单逻辑单元(LE)。

  早期的FPGA相对比较简单,所有的功能单元仅仅由管脚、内部buffer、LE、RAM构建而成,LE由LUT(查找表)和D触发器构成,RAM也往往容量非常小。

  现在的FPGA不仅包含以前的LE,RAM也更大更快更灵活,管教IOB也更加的复杂,支持的IO类型也更多,而且内部还集成了一些特殊功能单元,包括:

  DSP:实际上就是乘加器,FPGA内部可以集成多个乘加器,而一般的DSP芯片往往每个core只有一个。换言之,FPGA可以更容易实现多个DSP core功能。在某些需要大量乘加计算的场合,往往多个乘加器并行工作的速度可以远远超过一个高速乘加器。

  SERDES:高速串行接口。将来PCI-E、XAUI、HT、S-ATA等高速串行接口会越来越多。有了SERDES模块,FPGA可以很容易将这些高速串行接口集成进来,无需再购买专门的接口芯片。

  CPU core:分为2种,软core和硬core.软core是用逻辑代码写的CPU模块,可以在任何资源足够的FPGA中实现,使用非常灵活。而且在大容量的FPGA中还可以集成多个软core,实现多核并行处理。硬core是在特定的FPGA内部做好的CPU core,优点是速度快、性能好,缺点是不够灵活。

  不过,FPGA还是有缺点。对于某些高主频的应用,FPGA就无能为力了。现在虽然理论上FPGA可以支持的500MHz,但在实际设计中,往往200MHz以上工作频率就很难实现了。

  FPGA设计要点之一:时钟

  对于FPGA来说,要尽可能避免异步设计,尽可能采用同步设计。

  同步设计的第一个关键,也是关键中的关键,就是时钟树。

  一个糟糕的时钟树,对FPGA设计来说,是一场无法弥补的灾难,是一个没有打好地基的大楼,崩溃是必然的。

  具体一些的设计细则:

  1)尽可能采用单一时钟;

  2)如果有多个时钟域,一定要仔细划分,千万小心;

  3)跨时钟域的信号一定要做同步处理。对于控制信号,可以采用双采样;对于数据信号,可以采用异步fifo.需要注意的是,异步fifo不是万能的,一个异步fifo也只能解决一定范围内的频差问题。

  4)尽可能将FPGA内部的PLL、DLL利用起来,这会给你的设计带来大量的好处。

  5)对于特殊的IO接口,需要仔细计算Tsu、Tco、Th,并利用PLL、DLL、DDIO、管脚可设置的delay等多种工具来实现。简单对管脚进行Tsu、Tco、Th的约束往往是不行的。

  可能说的不是很确切。这里的时钟树实际上泛指时钟方案,主要是时钟域和PLL等的规划,一般情况下不牵扯到走线时延的详细计算(一般都走全局时钟网络和局部时钟网络,时延固定),和ASIC中的时钟树不一样。对于ASIC,就必须对时钟网络的设计、布线、时延计算进行仔细的分析计算才行。

  FPGA设计要点之二:FSM

  FSM:有限状态机。这个可以说时逻辑设计的基础。几乎稍微大一点的逻辑设计,几乎都能看得到FSM.

  FSM分为moore型和merly型,moore型的状态迁移和变量无关,merly型则有关。实际使用中大部分都采用merly型。

  FSM通常有2种写法:单进程、双进程。

  初学者往往喜欢单进程写法,格式如下:

  always @( posedge clk or posedge rst )
  begin
  if ( rst == 1'b1 )
  FSM_status <= ……;
  else
  case( FSM_status )
  ……;
  endcase
  end

  简单的说,单进程FSM就是把所有的同步、异步处理都放入一个always中。

  优点:

  1)看起来比较简单明了,写起来也不用在每个case分支或者if分支中写全对各个信号和状态信号的处理。也可以简单在其中加入一些计数器进行计数处理。

  2)所有的输出信号都已经是经过D触发器锁存了。

  缺点:

  1)优化效果不佳。由于同步、异步放在一起,编译器一般对异步逻辑的优化效果最好。单进程FSM把同步、异步混杂在一起的结果就是导致编译器优化效果差,往往导致逻辑速度慢、资源消耗多。

  2)某些时候需要更快的信号输出,不必经过D触发器锁存,这时单进程FSM的处理就比较麻烦了。

  双进程FSM,格式如下:

  always @( posedge clk or posedge rst )
  begin
  if ( rst == 1'b1 )
  FSM_status_current <= …;
  else
  FSM_status_current <= FSM_status_next;
  always @(*)
  begin
  case ( FSM_status_current )
  FSM_status_next = ……;
  endcase
  end

  从上面可以看到,同步处理和异步处理分别放到2个always中。其中FSM状态变量也采用2个来进行控制。双进程FSM的原理我这里就不多说了,在很多逻辑设计书中都有介绍。这里描述起来太费劲。

  优点:

  1)编译器优化效果明显,可以得到很理想的速度和资源占用率。

  2)所有的输出信号(除了FSM_status_current)都是组合输出的,比单进程FSM快。

  缺点:

  1)所有的输出信号(除了FSM_status_current)都是组合输出的,在某些场合需要额外写代码来进行锁存。

  2)在异步处理的always中,所有的if、case分支必须把所有的输出信号都赋值,而且不能出现在FSM中的输出信号回送赋值给本FSM中的其他信号的情况,否则会出现 latch.

  latch会导致如下问题:

  1)功能仿真结果和后仿不符;

  2)出现无法测试的逻辑;

  3)逻辑工作不稳定,特别是latch部分对毛刺异常敏感;

  4)某些及其特殊的情况下,如果出现正反馈,可能会导致灾难性的后果。

  这不是恐吓也不是开玩笑,我就亲眼见过一个小伙把他做的逻辑加载上去后,整个FPGA给炸飞了。后来怀疑可能是出现正反馈导致高频振荡,最后导致芯片过热炸掉(这个FPGA芯片没有安装散热片)。

  FPGA设计要点之三:latch

  首先回答一下:

  1)stateCAD没有用过,不过我感觉用这个东东在构建大的系统的时候似乎不是很方便。也许用systemC或者system Verilog更好一些。

  2)同步、异步的叫法是我所在公司的习惯叫法,不太对,不过已经习惯了,呵呵。

  这次讲一下latch.

  latch的危害已经说过了,这里不再多说,关键讲一下如何避免。

  1)在组合逻辑进程中,if语句一定要有else!并且所有的信号都要在if的所有分支中被赋值。

  always @( * ) begin
  if ( sig_a == 1'b1 ) sig_b = sig_c;
  end
  这个是绝对会产生latch的。
  正确的应该是
  always @( * ) begin
  if ( sig_a == 1'b1 ) sig_b = sig_c;
  else sig_b = sig_d;
  end

  另外需要注意,下面也会产生latch.也就是说在组合逻辑进程中不能出现自己赋值给自己或者间接出现自己赋值给自己的情况。

  always @( * ) begin
  if ( rst == 1'b1 ) counter = 32'h00000000;
  else counter = counter + 1;
  end

  但如果是时序逻辑进程,则不存在该问题。

  2)case语句的default一定不能少!

  原因和if语句相同,这里不再多说了。

  需要提醒的是,在时序逻辑进程中,default语句也一定要加上,这是一个很好的习惯。

  3)组合逻辑进程敏感变量不能少也不能多。

  这个问题倒不是太大,verilog2001语法中可以直接用 * 搞定了。

  顺便提一句,latch有弊就一定有利。在FPGA的LE中,总存在一个latch和一个D触发器,在支持DDR的IOE(IOB)中也存在着一个latch来实现DDIO.不过在我们平时的设计中,对latch还是要尽可能的敬而远之。

  FPGA设计要点之四:逻辑仿真

  仿真是FPGA设计中必不可少的一步。没有仿真,就没有一切。

  仿真是一个单调而繁琐的工作,很容易让人产生放弃或者偷工减料的念头。这时一定要挺住!

  仿真分为单元仿真、集成仿真、系统仿真。

  单元仿真:针对每一个最小基本模块的仿真。单元仿真要求代码行覆盖率、条件分支覆盖率、表达式覆盖率必须达到100%!这三种覆盖率都可以通过MODELSIM来查看,不过需要在编译该模块时要在Compile option中设置好。

  集成仿真:将多个大模块合在一起进行仿真。覆盖率要求尽量高。

  系统仿真:将整个硬件系统合在一起进行仿真。此时整个仿真平台包含了逻辑周边芯片接口的仿真模型,以及BFM、Testbench等。系统仿真需要根据被仿真逻辑的功能、性能需求仔细设计仿真测试例和仿真测试平台。系统仿真是逻辑设计的一个大分支,是一门需要专门学习的学科。

收藏 人收藏
分享:

评论

相关推荐

超声波中驱动电路是否需要推挽电路?

请问,我这个超声波中驱动电路是否需要推挽电路,要是不需要的话可以去掉吗? 如果去掉的话, FPGA引脚输出的PWM波最高电...

发表于 09-11 11:25 ? 45次 阅读
超声波中驱动电路是否需要推挽电路?

AD9974的三线串口时钟SL信号存在一些毛刺是否会产生干扰?

之前调试AD9974发现工作不正常,在检查时发现,在AD9974上配置寄存器的三线串口的时钟要求如下: 这里Maximum SCK F...

发表于 09-11 10:05 ? 7次 阅读
AD9974的三线串口时钟SL信号存在一些毛刺是否会产生干扰?

FPGA开发需要什么软件?如何使用ISE开发FPGA?

使用 HDL 语言进行 FPGA 开发需要专用的 FPGA 工具软件,它们的功能包括 FPGA 程序的编写、综合、仿真以及下载等...

发表于 09-11 09:55 ? 19次 阅读
FPGA开发需要什么软件?如何使用ISE开发FPGA?

AD9364输出只有本振信号没有数据频谱

你好,我们现在用AD9364芯片做设计,目前是用FPGA来配置,代码是自己写的。 现在本振信号能出来了,BBPLL、TxPLL...

发表于 09-11 09:53 ? 15次 阅读
AD9364输出只有本振信号没有数据频谱

有什么好的FPGA在线培训班吗?

【FPGA入门教程】《HELLO FPGA》 - 项目实战篇 ,重要的是免费在线学习。 小梅哥FPGA设计思想与验证方...

发表于 09-11 09:38 ? 11次 阅读
有什么好的FPGA在线培训班吗?

Xilinx FPGA Zynq 7全套电源解决方案包括BOM及原理图

描述             该参考设计采用多种 TPS54325 和其他 TI 电源器件,是适用于...

发表于 09-11 09:14 ? 28次 阅读
Xilinx FPGA Zynq 7全套电源解决方案包括BOM及原理图

国产FPGA面临着重重挑战?国产FPGA该如何突破呢?

进入今年,在中兴事件和中美贸易战的双重影响下,国内对集成电路的关注到达了前所未有的高度。而在过去多....

发表于 09-10 17:43 ? 491次 阅读
国产FPGA面临着重重挑战?国产FPGA该如何突破呢?

在一片红海的AI芯片市场中,FPGA凭借独特的优势占有一席之地

“AI芯片”这个新鲜的概念在过去一年间逐渐走过了普及的阶段,越来越被大众所熟知。在行业走过野蛮生长....

发表于 09-10 17:18 ? 251次 阅读
在一片红海的AI芯片市场中,FPGA凭借独特的优势占有一席之地

特别介绍Altera Arria 10 FPGA的一些约束规范,以及它们对电源设计的意义

FPGA是有史以来最复杂的集成电路之一。他们采用最先进的晶体管技术和尖端的建筑结构,以实现令人难以置信的灵活性和最高的性...

发表于 09-10 10:38 ? 175次 阅读
特别介绍Altera Arria 10 FPGA的一些约束规范,以及它们对电源设计的意义

FPGA的VHDL语言的数据对象有哪些?

VHDL 对象有 4 种,即信号(Signal)、变量(Variable)、常量(Constant)和文件(File)。其中文件(File)是 VHD...

发表于 09-10 10:14 ? 33次 阅读
FPGA的VHDL语言的数据对象有哪些?

FPGA中的VHDL语言的数据类型和运算符

VHDL 和其他高级语言一样,具有多种数据类型。对大多数数据类型的定义两者是一致的(例如整数型),但是也有一些数据类型是 ...

发表于 09-10 10:09 ? 41次 阅读
FPGA中的VHDL语言的数据类型和运算符

一名技术人员的十条精进原则

“以终为始”(Begin With The End In Mind),是史蒂芬·柯维在《高效能人士的....

的头像 电子发烧友网 发表于 09-10 10:05 ? 252次 阅读
一名技术人员的十条精进原则

为Xilinx Virtex Ultrascale FPGA多路千兆位收发器供电的电源方案

描述        PMP10520 参考设计提供为 Xilinx 的 Virtex? Ultrascale? FPGA 中的千兆位收发器...

发表于 09-10 09:02 ? 150次 阅读
为Xilinx Virtex Ultrascale FPGA多路千兆位收发器供电的电源方案

超越了数字信号处理器的运算能力

所以简单一句话就是,FPGA处理事情的实时性很高。举个例子,比如你要同时买一瓶水和一袋饼干,ARM的....

的头像 硬件三人行 发表于 09-10 08:17 ? 557次 阅读
超越了数字信号处理器的运算能力

FPGA软件的发展趋势

This talk will discuss the challenge of FPGA devel....

的头像 英特尔 Altera视频 发表于 09-10 04:14 ? 130次 观看
FPGA软件的发展趋势

实现信号CDMA调制/解调的水声通信系统

任何信息需要借助声、光、电信 号进行传递,由于光信号和电信号在海水中的衰减比较严重,而声波是人类迄今....

发表于 09-09 10:53 ? 49次 阅读
实现信号CDMA调制/解调的水声通信系统

Altera为其基于ARM的SoC提供新支持,节省了开发时间

Altera公司今天宣布,使用MathWorks的业界标准工作流程,为其基于ARM的SoC提供新支....

发表于 09-08 10:04 ? 66次 阅读
Altera为其基于ARM的SoC提供新支持,节省了开发时间

Spansion公司将借助一块FPGA参考板展示新款PMIC

Spansion公司发布面向Xilinx Zynq-7000All Programmable So....

发表于 09-08 10:03 ? 76次 阅读
Spansion公司将借助一块FPGA参考板展示新款PMIC

莱迪思半导体任命Steve Douglass为公司研发副总裁

FPGA行业高管引领莱迪思全球研发团队推动产品创新 莱迪思半导体公司(NASDAQ:LSCC),客制....

的头像 电子发烧友网工程师 发表于 09-08 08:47 ? 380次 阅读
莱迪思半导体任命Steve Douglass为公司研发副总裁

如何利用FPGA来设计一个视频图像采集及显示系统并使用详细资料概述

针对图像处理实时性要求高的领域,利用最新的可编程片上系统技术,设计并实现了基于可编程逻辑器件FPGA....

发表于 09-07 17:14 ? 69次 阅读
如何利用FPGA来设计一个视频图像采集及显示系统并使用详细资料概述

如何使用FPGA来进行微型数字存储系统设计?

详细介绍基于FPGA的微型数字存储系统的设计.该系统利用FPGA对Flash存储器进行读、写、擦除等....

发表于 09-07 17:14 ? 33次 阅读
如何使用FPGA来进行微型数字存储系统设计?

从技术到品牌,AI如何推动FPGA应用拓展?

近日,全球最大的FPGA厂商赛灵思宣布收购深鉴科技的消息,引发人工智能芯片行业热议,这也是首起中国A....

的头像 FPGA极客空间 发表于 09-07 17:03 ? 443次 阅读
从技术到品牌,AI如何推动FPGA应用拓展?

基于FPGA和DSP技术的机载高清视频图像系统是如何设计的详细资料免费下载

无人机在侦察、测绘等领域对图像分辨率的要求不断提高,随之带来了数据量的显著增大,其次,视频图像系统与....

发表于 09-07 15:39 ? 36次 阅读
基于FPGA和DSP技术的机载高清视频图像系统是如何设计的详细资料免费下载

如何使用FPGA设计一个数据采集系统的详细资料免费下载

提出一种基于FPGA技术的多路模拟量、数字量采集与处理系统的设计方案,分析整个系统的结构,并讨论FP....

发表于 09-07 15:39 ? 38次 阅读
如何使用FPGA设计一个数据采集系统的详细资料免费下载

美高森美提供了最高密度、最低功耗的SmartFusion2 SoC FPGA先进开发工具套件

美高森美公司(Microsemi) 宣布提供全新最高密度、最低功耗SmartFusion2 150....

发表于 09-07 15:20 ? 243次 阅读
美高森美提供了最高密度、最低功耗的SmartFusion2 SoC FPGA先进开发工具套件

Kintex UltraScale KU115 FPGA器件正式出货,进一步扩展了其20nm产品阵容

赛灵思公司(Xilinx)今天宣布Kintex UltraScale KU115 FPGA器件正式....

发表于 09-07 15:08 ? 90次 阅读
Kintex UltraScale KU115 FPGA器件正式出货,进一步扩展了其20nm产品阵容

如何在FPGA设计中创建一个中断事件

本篇文章主要介绍在FPGA设计中如何使用本GXFPGA驱动创建一个中断事件/请求。 中断作为硬件与....

发表于 09-07 14:34 ? 23次 阅读
如何在FPGA设计中创建一个中断事件

PCIe物理层接口定义了物理层中的,媒介层和物理编码子层之间的统一接口

随着高速串行技术的发展,各种串行通信技术的物理层逐渐走向了统一,用户甚至可以基于FPGA中的SerD....

的头像 电子技术应用ChinaAET 发表于 09-07 11:42 ? 210次 阅读
PCIe物理层接口定义了物理层中的,媒介层和物理编码子层之间的统一接口

融合以太网和无源光网络(PON)测试仪的FPGA设计与实现

本文说明了研究开发EPON测试仪的意义,简要描述了其功能结构,并着重阐述了其硬件平台的FPGA设计与....

的头像 电子设计 发表于 09-07 08:29 ? 616次 阅读
融合以太网和无源光网络(PON)测试仪的FPGA设计与实现

莱迪思MachXO3LTM产品系列开始量产,FPGA采用先进的40nm技术

莱迪思半导体公司的MachXO3LTM产品系列开始量产,包含最小尺寸为2.5 mm x 2.5 m....

发表于 09-06 16:06 ? 105次 阅读
莱迪思MachXO3LTM产品系列开始量产,FPGA采用先进的40nm技术

如何使用FPGA进行车牌识别系统的设计与实现?详细资料免费下载

本文对传统的以通用数字信号处理器(dsp)为核心的车牌识别系统进行了改进,介绍了一种新的基于fpga....

发表于 09-06 14:25 ? 41次 阅读
如何使用FPGA进行车牌识别系统的设计与实现?详细资料免费下载

如何使用FPGA进行数据采集系统电路设计?工作原理和设计过程详细分析

本文介绍了基于FPGA的数据采集系统电路的工作原理和设计过程。根据数据采集技术原理,以Altera公....

发表于 09-06 14:25 ? 37次 阅读
如何使用FPGA进行数据采集系统电路设计?工作原理和设计过程详细分析

Altium Designer教程Altium Designer官方详细资料免费下载

在当今典型的电子产品中,产品的很多‘智能’都建立在运行于微处理器上的嵌入式软件及大量分立器件连接到一....

发表于 09-06 08:00 ? 49次 阅读
Altium Designer教程Altium Designer官方详细资料免费下载

随着物联网智能化的提升,FPGA将发挥更多的作用

随着物联网智能化的提升和不断迭代,FPGA将发挥更多的数据预处理、桥接、I/O扩展等作用。

发表于 09-05 17:09 ? 467次 阅读
随着物联网智能化的提升,FPGA将发挥更多的作用

嵌入式FPGA能随时更改RTL的灵活性,将改变芯片和SoC未来的设计方式

芯片设计人员今天面临的最关键的问题之一是在设计过程中实时重新配置RTL,甚至在系统中也是如此。不幸的....

发表于 09-05 16:58 ? 107次 阅读
嵌入式FPGA能随时更改RTL的灵活性,将改变芯片和SoC未来的设计方式

FPGA加速今日新型态数据中心的主流应用,支持处理各项工作负载

在这个强调智能与联网的时代,可编程逻辑栅阵列 (FPGA)已经成为一个重要且不可或缺的元件。以全球5....

的头像 罗欣 发表于 09-05 14:09 ? 367次 阅读
FPGA加速今日新型态数据中心的主流应用,支持处理各项工作负载

AAltera公司与Mentor Graphics合作为嵌入式软件开发人员提供同类最佳的Vista虚拟平台

这些虚拟平台包括了指令集仿真器CPU模型和外设器件模型,以单独二进制可执行文件的形式提供,可以下载,....

的头像 电子发烧友网工程师 发表于 09-05 10:11 ? 220次 阅读
AAltera公司与Mentor Graphics合作为嵌入式软件开发人员提供同类最佳的Vista虚拟平台

FPGA是什么?FPGA教程之FPGA系统设计入门电子课件免费下载

本文档详细介绍的是FPGA教程之FPGA系统设计入门电子课件免费下载主要内容包括了:1.Xilinx....

发表于 09-05 08:00 ? 49次 阅读
FPGA是什么?FPGA教程之FPGA系统设计入门电子课件免费下载

以FPGA作为硬件核心部分的自动温度采集控制系统设计浅析

随着当前工业控制自动化日益普及,对于工作环境中的温度控制也越来越重要。本设计即是针对某些需要持续恒温....

发表于 09-04 16:55 ? 262次 阅读
以FPGA作为硬件核心部分的自动温度采集控制系统设计浅析

如何区分FPGA与CPLD?本文告诉你答案!

如何区分CPLD或FPGA和哪一个更适合自己?这是一个老生常谈的问题,尤其是学生和初学者。如果您也....

发表于 09-04 14:16 ? 118次 阅读
如何区分FPGA与CPLD?本文告诉你答案!

“高云杯”山东省物联网创造力大赛开幕 将启动“千套开发板计划”

“高云杯”第五届山东省物联网创造力大赛(iSTAR2018)暨第十二届 iCAN 国际创新创业大赛决....

的头像 人间烟火123 发表于 09-04 08:47 ? 956次 阅读
“高云杯”山东省物联网创造力大赛开幕 将启动“千套开发板计划”

FPGA市场规模不断扩展,未来潜力无限

2014年FPGA市场规模为52.7亿美元,据Green Mountain Outlook报导,研....

发表于 09-03 17:46 ? 85次 阅读
FPGA市场规模不断扩展,未来潜力无限

以FPGA作为加速运算已经是产业趋势,各大巨头企业争奇斗艳

美商FPGA大厂赛灵思(Xilinx)近年来极力布局云端服务器资料中心的商机,和百度的合作关系更上....

发表于 09-03 17:44 ? 267次 阅读
以FPGA作为加速运算已经是产业趋势,各大巨头企业争奇斗艳

基于FPGA的X-Y二维扫描台位置检测方案

用FPGA实现X-Y二维扫描台的位置检测电路,提高了系统的集成度,位置检测快速可靠。并且,FPGA工....

的头像 电子设计 发表于 09-03 10:09 ? 284次 阅读
基于FPGA的X-Y二维扫描台位置检测方案

8B10B译码和编码FPGA源代码资料免费下载

本文档的主要内容详细介绍的是8B10B译码和编码的FPGA源代码资料免费下载。

发表于 09-03 08:00 ? 32次 阅读
8B10B译码和编码FPGA源代码资料免费下载

基于FLASH和反熔丝技术的FPGA你知道多少

ProASICPLUS系列FPGA采用第二代基于FLASH技术的0.22μm标准CMOS工艺,是一种....

发表于 09-01 10:32 ? 102次 阅读
基于FLASH和反熔丝技术的FPGA你知道多少

如何利用FPGA设计一个跨时钟域的同步策略?

基于FPGA的数字系统设计中大都推荐采用同步时序的设计,也就是单时钟系统。但是实际的工程中,纯粹单时....

的头像 电子发烧友网工程师 发表于 09-01 08:29 ? 379次 阅读
如何利用FPGA设计一个跨时钟域的同步策略?

ASIC大爆发,FPGA将沦为被取代的命运?

有人认为,除了人才短缺、开发难度较大,相比未来的批量化量产的ASIC芯片,FPGA在成本、性能、功耗....

的头像 电子发烧友网工程师 发表于 09-01 08:25 ? 369次 阅读
ASIC大爆发,FPGA将沦为被取代的命运?

中兴事件爆发和中美贸易战升级,能否为本土FPGA国产化发展带来新的契机?

FPGA因技术门槛极高,全球市场份额主要被美国四大巨头高度垄断。据不完全统计,在全球约50亿美元的F....

的头像 电子发烧友网工程师 发表于 08-31 17:02 ? 907次 阅读
中兴事件爆发和中美贸易战升级,能否为本土FPGA国产化发展带来新的契机?

Aerobits为无人机检测和避障系统推出解决方案

无人机网援引美媒消息称,Aerobits是无人机微型航空电子技术开发商,已宣布推出TIM-SC1,这....

的头像 无人机网 发表于 08-31 16:39 ? 410次 阅读
Aerobits为无人机检测和避障系统推出解决方案

新兴市场应用将为FPGA提供广阔的发展契机

国产FPGA开发商高云半导体最近推出一款集成MCU的FPGA SoC产品GW1NS-2,内嵌了ARM....

的头像 电子工程专辑 发表于 08-31 16:24 ? 434次 阅读
新兴市场应用将为FPGA提供广阔的发展契机

使用SoM来开发嵌入式系统的优势

作者:Steve Leibson 很多嵌入式设计使用基于微处理器和微控制器的单板计算机 (SBC) ....

的头像 Duke 发表于 08-31 11:06 ? 948次 阅读
使用SoM来开发嵌入式系统的优势

GX3500扩展子板卡的详细介绍和如何设计扩展子板卡资料免费下载

本篇文章介绍了 GX3500 扩展子板卡,并对设计扩展子板卡提供了指导建议。   GX3500 F....

发表于 08-31 08:00 ? 30次 阅读
GX3500扩展子板卡的详细介绍和如何设计扩展子板卡资料免费下载

如何在FPGA设计中使用中断?详细方法资料概述

中断作为硬件与软件握手和同步的手段而被广泛使用,可用于表示硬件进程的完成或软件执行过程中的请求。Gx....

发表于 08-31 08:00 ? 31次 阅读
如何在FPGA设计中使用中断?详细方法资料概述

CY68013A进行数据传递FPGA进行格式转换的数据采集与仿真系统

本文设计了一种专门用于底层协议栈开发的数据采集与仿真系统,利用USB高速传输特点以及物理连接的便利性....

的头像 电子设计 发表于 08-30 10:44 ? 313次 阅读
CY68013A进行数据传递FPGA进行格式转换的数据采集与仿真系统

Achronix与Mentor携手带来高等级逻辑综合(HLS)与FPGA技术之间的连接

Achronix的Speedcore系列eFPGA可得到Catapult HLS的全面支持。 Ca....

的头像 人间烟火123 发表于 08-30 10:09 ? 1013次 阅读
Achronix与Mentor携手带来高等级逻辑综合(HLS)与FPGA技术之间的连接

通过Matlab软件实现对DSP/FPGA线性调频信号仿真

Matlab是美国MathWorks公司自20世纪80年代中期推出的数学软件,优秀的数值计算与卓越的....

的头像 电子设计 发表于 08-30 10:09 ? 328次 阅读
通过Matlab软件实现对DSP/FPGA线性调频信号仿真

Jim Anderson接任莱迪思半导体CEO 于2018-09-22正式上任

业绩斐然的资深行业高管将引领莱迪思FPGA和智能互连解决方案业务加速增长。

的头像 人间烟火123 发表于 08-30 09:37 ? 751次 阅读
Jim Anderson接任莱迪思半导体CEO 于2018-09-22正式上任

卫星测控多波束系统DSP模块的设计方法

用于测向和波束合成的算法很多,各种算法各有优势,通过对这些算法的模拟和性能比较,最终选择MUSIC(....

的头像 电子设计 发表于 08-30 09:32 ? 853次 阅读
卫星测控多波束系统DSP模块的设计方法

Labview控制FPGA实现SOPC数据采集系统的设计方案

0 引言 传统数据采集卡多采用PCI或ISA总线接口,这种方式安装麻烦、价格昂贵,且受计算机插槽数量....

的头像 电子设计 发表于 08-30 09:21 ? 380次 阅读
Labview控制FPGA实现SOPC数据采集系统的设计方案
就是喜欢看硬汉飙车! 朴容主左其铂“开撕 未来最少拍到第六季 姐姐变身宫廷小公主(图) 风一样的女子 健发 宋慧乔首演18禁电影 媲美 将于2014年上映 金秀贤玩牌出老千情节
当妈还是辣 洪金宝最稳重 牵手后担心会怀孕 杜汶泽病情好转 质疑侯耀华选错下葬日期(图) 高梓淇投资 或将开机 汤唯和“静秋拼纯 助内地麻风村小朋友 日本男星福山雅治发布结婚消息 疑到烟台见家长(图) 挑战郑多燕(图) 他过的很好